1.一种信号时序的测试方法,其特征在于,包括:
若对待测试信号进行上升沿采样,则当待测试信号处于上升沿时,控制模块控制输出高电平;当时钟信号处于上升沿时,控制模块控制输出低电平;或者,若对待测试信号进行下降沿采样,则当待测试信号处于上升沿时,控制模块控制输出高电平;当时钟信号处于下降沿时,控制模块控制输出低电平;
当控制模块输出高电平时,使能模块输出预定信号;当控制模块输出低电平时,停止对所述预定信号的输出;所述预定信号的频率为所述时钟信号的N倍,N为正整数;
统计使能模块连续输出的预定信号的上升沿的个数,并根据统计的所述预定信号的上升沿的个数确定待测试信号时序的建立时间和保持时间。
2.根据权利要求1所述的测试方法,其特征在于,所述使能模块输出的预定信号是时钟信号通过锁相环倍频电路获得的。
3.根据权利要求1所述的测试方法,其特征在于,根据统计的所述预定信号的上升沿的个数确定待测试信号时序的建立时间和保持时间具体包括:若统计使能模块连续输出的预定信号的上升沿的个数为m,且所述时钟信号的周期为
1UI,则待测试信号的建立时间为 保持时间为
4.一种信号时序的测试装置,其特征在于,包括:
控制模块,用于若对待测试信号进行上升沿采样,则当待测试信号处于上升沿时,控制输出高电平;当时钟信号处于上升沿时,控制输出低电平;或者,用于若对待测试信号进行下降沿采样,则当待测试信号处于上升沿时,控制输出高电平;当时钟信号处于下降沿时,控制输出低电平;
使能模块,用于当控制模块输出高电平时,使能模块输出预定信号;当控制模块输出低电平时,停止所述预定信号的输出;所述预定信号的频率为所述时钟信号的N倍,N为正整数;
时序获取模块,用于统计使能模块连续输出的预定信号的上升沿的个数,并根据统计的所述预定信号的上升沿的个数确定待测试信号时序的建立时间和保持时间。
5.根据权利要求4所述的测试装置,其特征在于,所述使能模块输出的预定信号是时钟信号通过锁相环倍频电路获得的。
6.根据权利要求4所述的测试装置,其特征在于,若对待测试信号进行上升沿采样,则所述控制模块包括单稳态触发器和D触发器,所述单稳态触发器的B端口输入时钟信号,R和C端口输入电源电压,A端口接地,端口与D触发器的CLR端口相连;所述测试信号从D触发器的CI端口输入,D触发器的D端口与SET端口输入电源电压,D触发器的Q端口为所述控制模块的输出端;
若对待测试信号进行下降沿采样,则所述控制模块包括反相器、单稳态触发器和D触发器,反相器的输入端与时钟信号CLK相连,输出端与单稳态触发器的B端口相连,R和C端口输入电源电压VCC,A端口接地GND,端口与D触发器的CLR端口相连;所述测试信号从D触发器的CI端口输入,D触发器的D端口与SET端口输入电源电压,D触发器的Q端口为所述控制模块的输出端。
7.根据权利要求4所述的测试装置,其特征在于,所述时序获取模块包括计数子模块和运算子模块,所述计数子模块,用于对使能模块连续输出的预定信号的上升沿的个数进行统计;
所述运算子模块,用于根据计数子模块统计的预定信号的上升沿的个数确定待测试信号时序的建立时间和保持时间。
8.根据权利要求7所述的测试装置,其特征在于,所述运算子模块,具体用于若计数子模块统计出使能模块连续输出的预定信号的上升沿的个数为m,且所述时钟信号的周期为
1UI,则待测试信号的建立时间为 保持时间为