1.一种实现手机硬件接口的可编程逻辑器件,适用于智能手机的硬件接口扩展,所述智能手机具有一处理器,所述可编程逻辑器件位于所述处理器的外部;其特征在于,所述可编程逻辑器件包括数据发送部件,数据接收部件,时钟分频部件,时序控制部件,输出缓冲部件以及寄存部件;所述数据接收部件双向连接所述时序控制部件,所述数据发送部件双向连接所述时序控制部件,所述时序控制部件单向连接所述输出缓冲部件,所述时钟分频部件单向连接所述时序控制部件,所述寄存部件分别连接所述数据发送部件和所述数据接收部件;所述数据发送部件还单向连接所述输出缓冲部件;
所述数据发送部件用于输出数据;所述数据接收部件用于接收数据;所述时钟分频部件用于输出不同频率的时钟信号;所述时序控制部件用于控制所述可编程逻辑器件中各程序运行的时间顺序;所述输出缓冲部件供外部设备预读并处理所述输出数据;所述寄存部件对所述可编程逻辑器件提供寄存功能;数据发送部件和数据接收部件分别提供数据输出和输入的功能,时钟分频部件将不同频率的时钟信号分别发送至时序控制部件,时序控制部件与数据发送部件和数据接收部件进行数据传输互动,并根据时序控制在不同时间段发送不同数据至输出缓冲部件;在向外设输出数据时,输出缓冲部件起到预读并预处理该输出数据的作用;
所述可编程逻辑器件通过地址线和数据线与所述处理器连接;
所述可编程逻辑器件通过一个输出引脚和一个输入引脚与外部的设备接口连接;所述输出引脚用于输出数据,所述输入引脚用于接收数据。
2.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件是FPGA器件。
3.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件是CPLD器件。
4.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件与所述处理器之间接有时钟控制线,所述处理器通过所述时钟控制线向所述可编程逻辑器件发送时钟控制信号。
5.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件与所述处理器之间接有复位控制线,所述处理器通过所述复位控制线向所述可编程逻辑器件发送复位控制信号。
6.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件与所述处理器之间接有选线控制线,所述处理器通过所述选线控制线向所述可编程逻辑器件发送选线控制信号。
7.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件与所述处理器之间接有读写控制线,所述处理器通过所述读写控制线向所述可编程逻辑器件发送读写控制信号。
8.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述可编程逻辑器件与所述处理器之间接有确认字符控制线;所述可编程逻辑器件通过所述确认字符控制线向所述处理器返回确认字符。
9.如权利要求1所述的实现手机硬件接口的可编程逻辑器件,其特征在于,所述智能手机的所述处理器是ARM处理器。