1.用于冷原子干涉型重力仪中拉曼光锁相的鉴频鉴相器,包括双路超高速比较电路单元(1)、可编程倍频电路单元(2)和鉴频鉴相电路单元(3);
所述双路超高速比较电路单元(1)包括信号输入端口P1和P2,电阻R1、R2、R3、R4、R5、R6、R7、R8、R9、R10、R11和R12,电容C1、C2、C3、C4、C5、C6、C7、C8、C9和C10,双路超高速比较器U1;其中,信号输入口P1的第一端和R1的第一端相连,第二端和地相连,电阻R1的第二端和地相连,隔直电容C1的第一端和电阻R1的第一端相连,第二端和比较器的10号引脚相连,电阻R2的第一端和比较器的8号引脚相连,第二端和地相连,电容C2的第一端和比较器的9号引脚相连,第二端和地相连,信号输入口P2的第一端和电阻R3的第一端相连,第二端和地相连,电阻R3的第二端和地相连,隔直电容C3的第一端和电阻R3的第一端相连,电容C4的第一端和比较器U1的12号引脚相连,第二端和地相连,R4的第一端和比较器U1的13号引脚相连,第二端和地相连,比较器U1的1号引脚和电阻R5的第一端相连,2号引脚和R6的第一端相连,
3号引脚和+5V相连,4号引脚和+1.66V相连,5号引脚和+3.33V相连,6号引脚和‑5V相连,7号引脚和+5V相连,8号引脚和电阻R2的第一端相连,9号引脚和电容C2的第一端相连,10号引脚和电容C1的第一端相连,11号引脚和电容C3的第一端相连,12号引脚和电容C4的第一端相连,13号引脚和电阻R4的第一端相连,14号引脚和+5V相连,15号引脚和‑5V相连,16号引脚和+3.33V相连,17号引脚和+1.66V相连,18号引脚和+5V相连,19号引脚和R10的第一端相连,20号引脚和R9的第一端相连,电阻R5的第一端和比较器U1的1号引脚相连,第二端和地相连,R6的第一端和比较器U1的2号引脚相连,第二端和地相连,电容C5的第一端和电阻R6的第一端相连,第二端和R7的第一端相连,电容C6的第一端和电阻R5的第一端相连,第二端和电阻R8的第一端相连,电阻R7第一端和电容C5的第二端相连,第二端和电容C7第一端相连,电阻R8的第一端和电容C6的第二端相连,第二端和电容C7的第一端相连,电容C7的第二端和地相连,电阻R9的第一端和比较器U1的20号引脚相连,第二端和地相连,电阻R10的第一端和比较器U1的19号引脚相连,第二端和地相连,电容C8的第一端和电阻R9的第一端相连,第二端和电阻R11的第一端相连,电容C9的第一端和R10的第一端相连,第二端和电阻R12的第一端相连,R11的第二端和电容C10的第一端相连,电阻R12的第二端和电容C10的第一端相连,C10的第二端和地相连;
所述可编程倍频电路单元(2)包括倍频芯片U2和U3,电阻R13,R15、R16、R17、R18、R19、R20、R21、R22、R23、R24、R25、R26、R27和R28,电容C11和C12,双排针连接器P3和P4;其中倍频芯片U2的0号引脚接地,1号引脚和+3.3V相连,2号引脚和电阻R7的第一端相连,3号引脚和电阻R8的第一端相连,4号引脚和电容C7的第一端相连,5号引脚接地,6号引脚接地,7号引脚悬空,8引脚接地,9号引脚和+3.3V相连,10号引脚和电阻R26的第一端引脚相连,11号引脚和电阻R25的第一端相连,12号引脚和+3.3V相连,13号引脚和双排针连接器P3的9号和11号引脚相连,14号引脚和地相连,15号引脚和双排针连接器P3的5号和7号引脚相连,16号引脚和双排针连接器P3的1号和3号引脚相连,双排针连接器P3的2号引脚和电阻R13的第一端相连,4号引脚和电阻R14的第一端相连,6号引脚和电阻R15的第一端相连,8号引脚和电阻R16的第一端相连,10号引脚和电阻R17的第一端相连,12号引脚和电阻R18的第一端相连,电阻R13的第二端接地,电阻R14的第二端接地,电阻R15的第二端接地,电阻R16的第二端接地,电阻R17的第二端接地,电阻R18的第二端接地,倍频芯片U3的0号引脚接地,1号引脚和+
3.3V相连,2号引脚和电阻R11的第一端相连,3号引脚和电阻R12的第一端相连,4号引脚和电容C10的第一端相连,5号引脚接地,6号引脚接地,7号引脚悬空,8号引脚接地,9号引脚和+3.3V相连,10号引脚和电阻R28的第一端引脚相连,11号引脚和电阻R27的第一端相连,12号引脚和+3.3V相连,13号引脚和双排针连接器P4的9号和11号引脚相连,14号引脚和地相连,15号引脚和双排针连接器P4的5号和7号引脚相连,16号引脚和双排针连接器P4的1号和
3号引脚相连,双排针连接器P4的2号引脚和电阻R19的第一端相连,4号引脚和电阻R20的第一端相连,6号引脚和电阻R21的第一端相连,8号引脚和电阻R22的第一端相连,10号引脚和电阻R23的第一端相连,12号引脚和电阻R24的第一端相连,电阻R19的第二端接地,电阻R20的第二端接地,电阻R21的第二端接地,电阻R22的第二端接地,电阻R23的第二端接地,电阻R24的第二端接地,电阻R25的第二端接地,电阻R26的第二端接地,电阻R27的第二端接地,电阻R28的第二端接地,电容C11的第一端和电阻R26的第一端相连,第二端和电阻R29的第一端相连,电阻R29的第二端接地,电阻R30的第一端和电阻R29的第一端相连,第二端和电阻R32第一端相连,电容C12的第一端和电阻R27相连,第二端和电阻R31的第一端相连,电阻R31的第二端和+5V相连,电阻R32的第二端和+5V相连;
所述的鉴频鉴相电路单元(3)包括鉴频鉴相芯片U4,运算放大器U5,电阻R33、R34、R35、R36、R37、R38和R39,电容C13,信号输出接口P5;鉴频鉴相芯片U4的1号引脚和R34的第一端相连,2号引脚和R36的第一端相连,3号引脚和电阻R33的第一端相连,4号引脚和R35的第一端相连,5号引脚和地相连,6号引脚和电阻R29的第一端相连,7号引脚和电阻R32的第一端相连,8号引脚和+5V相连,电阻R33的第二端接地,电阻R34的第二端接地,电阻R36的第二端和电阻R37的第一端相连,电阻R37的第二端接地,电阻R35的第二端和运算放大器的2号引脚相连,电阻R38的第一端和运算放大器U5的2号引脚相连,第二端和运算放大器的6号引脚相连,电容C13的第一端和运算放大器的2号引脚相连,第二端和算放大器的6号引脚相连,运算放大器U5的3号引脚和电阻R37的第一端相连,运算放大器U5的4号引脚和‑5V相连,运算放大器U5的6号引脚和电阻R39的第一端相连,运算放大器U5的7号引脚和+5V,电阻R39的第二端和输出口P5的第一端相连,输出口P5的第二端接地。