1.一种近阈值电压全数字逐次逼近寄存器延时锁定环系统,其特征在于:包括有数据选择器、PVT补偿延时线、锁定延时线、译码器一、译码器二、PVT检测器、逐次逼近寄存器控制器、时序控制器和相位采样器,所述的数据选择器的两个输入端分别连接系统输入时钟信号clkin和基于clkin产生的短脉冲信号clk_edge,数据选择器的输出端连接PVT补偿延时线的输入端,PVT补偿延时线的输出端与锁定延时线的输入端连接,PVT检测器通过译码器一与PVT补偿延时线的延时量控制端连接,逐次逼近寄存器控制器通过译码器二与锁定延时线的延时量控制端连接,时序控制器的输出端分别连接逐次逼近寄存器控制器和相位采样器的输入端,相位采样器的输出端连接逐次逼近寄存器控制器的输入端,锁定延时线的输出端还与相位采样器的输入端连接,输入时钟信号clkin通过数据选择器进入PVT补偿延时线,通过锁定延时线到达输出端clkout,通过控制PVT补偿延时线和锁定延时线提供的延时量,使输出时钟信号clkout与输入时钟信号clkin的相位同步,达到锁定状态,PVT检测器的输出信号d[5:0]通过译码器一译码后用于控制PVT补偿延时线提供的延时量,逐次逼近寄存器控制器的输出c[10:0]通过译码器二译码后用于控制锁定延时线提供的延时量;
所述的PVT检测器是由9级或非门构成的环形振荡器和计数器counter构成的,在PVT补偿状态,信号switch跳变为逻辑低电平并保持参考时钟信号clkin的一个周期TD,由9级或非门构成的环形振荡器开始振荡,并有计数器counter进行计数,计数的结果保存在计数器的输出信号count[6:0]中;PVT补偿延时线中的独热码s[7:0]由PVT检测器的输出信号d[5:
0]中的d[2:0]译码得到,PVT补偿延时线中的独热码r[7:0]由PVT检测器的输出信号d[5:3]译码得到,PVT补偿延时线的延时步长为36个与非门的延时量DNOR,FO2,故而控制字d[5:0]与count[6:0]之间的关系满足
在式(2)中,参考时钟信号clkin的一个周期TD由锁定延时线提供的延时量72DNOR,FO2和PVT补偿延时线提供的延时量(count[6:0]×18‑72)×DNOR,FO2两部分组成,满足式(3)