1.一种键盘状态变化脉冲产生电路,其特征在于:由或门、M位延迟缓冲器和M个异或门组成;M位延迟缓冲器用于对键盘扫描定位电路输出的M位键号分别进行信号延迟;M个异或门的输入分别为M位延迟缓冲器的输入、输出信号;M个异或门的输出分别连接至或门的输入端;或门的输出端输出键盘状态变化脉冲;所述位为二进制位;所述键盘扫描定位电路包括矩阵式键盘、缓冲寄存器、状态码寄存器、编码器;所述矩阵式键盘共有X行、Y列,设有N位键盘状态信号输出端;所述N位键盘状态信号为电平信号;所述N=X+Y;所述缓冲寄存器和状态码寄存器均为N位二进制寄存器,缓冲寄存器的N位数据输入端连接至N位键盘状态信号输出端,状态码寄存器的2×N位数据输入端中的N位连接至N位键盘状态信号输出端,另外N位连接至缓冲寄存器的N位数据输出端;所述编码器有2×N位编码输入端,所述2×N位编码输入端连接至状态码寄存器的2×N位数据输出端;所述缓冲寄存器的接收脉冲输入端和状态码寄存器的接收脉冲输入端均连接至时钟脉冲;所述矩阵式键盘由取样脉冲控制获取N位键盘状态信号;所述矩阵式键盘由X行-Y列按键矩阵、行三态缓冲器、列三态缓冲器、行状态寄存器、列状态寄存器组成;所有按键矩阵的行线分别连接至行三态缓冲器的输出端,所有按键矩阵的列线分别连接至列三态缓冲器的输出端;行三态缓冲器和列三态缓冲器的所有输入端连接至低电平;所有按键矩阵的行线分别连接至行状态寄存器的输入端,所有按键矩阵的列线分别连接至列状态寄存器的输入端;所述行状态寄存器的输出端与列状态寄存器的输出端共同组成N位键盘状态信号输出端。2.根据权利要求1所述的键盘状态变化脉冲产生电路,其特征在于:所述延迟缓冲器为边沿触发器;所述边沿触发器的触发输入端均连接至时钟脉冲。3.根据权利要求2所述的键盘状态变化脉冲产生电路,其特征在于:所述时钟脉冲的上升沿为有效触发沿;所述延迟缓冲器在时钟脉冲的有效触发沿进行数据锁存;所述M位键号只会在时钟脉冲的有效触发沿发生改变。4.根据权利要求1-3中任一项所述的键盘状态变化脉冲产生电路,其特征在于:所述行三态缓冲器在取样脉冲的低电平使能有效时,要求列状态寄存器在取样脉冲的上升沿进行数据锁存、列三态缓冲器在取样脉冲的高电平使能有效、行状态寄存器在取样脉冲的下降沿进行数据锁存;或者是,行三态缓冲器在取样脉冲的高电平使能有效时,要求列状态寄存器在取样脉冲的下降沿进行数据锁存、列三态缓冲器在取样脉冲的低电平使能有效、行状态寄存器在取样脉冲的上升沿进行数据锁存。5.根据权利要求4所述的键盘状态变化脉冲产生电路,其特征在于:所述缓冲寄存器和状态码寄存器在时钟脉冲的有效触发沿同时进行数据锁存;所述状态码寄存器2×N位数据输出端输出2×N位的状态码;所述状态码由有效状态码和无效状态码组成;所述编码器输出的键号由有效键号和无效键号组成;所述有效状态码由有效键盘操作或状态产生,编码器输入每一个有效状态码时对应输出相应的有效键号;所述无效状态码由无效键盘操作或状态产生,编码器输入所有无效状态码时都对应输出无效键号。6.根据权利要求5所述的键盘状态变化脉冲产生电路,其特征在于:M值的选择应满足2M
大于等于有效键号与无效键号的数量之和。