1.一种荷控忆容器仿真器电路,其特征在于,包括电容网络、采样电荷电路、反相积分器、反相比例器和乘法器,其中,配置电容网络,用于实现电路中输入信号转化为电荷信号;
配置采样电荷电路,用于采样电容网络输出的电荷信号;
配置反相积分器,用于实现对输入电压信号进行积分运算,并且输出与输入成反相;
配置反相比例器,用于实现输出电压与输入电压是比例运算关系并且成反相;
配置乘法器,用于实现来自两个输入端的信号乘积运算;
采样电荷电路采用第一运算放大器U1实现;
反相积分器采用第二运算放大器U2实现;
反相比例器采用第三运算放大器U3实现;
乘法器采用乘法器U4实现;
该荷控忆容器仿真器电路包括第1电阻R1、第2电阻R2、第3电阻R3、第4电阻R4、第5电阻R5、第6电阻R6、第7电阻R7、第1电容C1、第2电容C2、第一运算放大器U1、第二运算放大器U2、第三运算放大器U3和乘法器U4,其中,第1电阻R1的一端、第2电容C2的一端与输入信号Vc相连,第1电阻R1的另一端、第2电阻R2的一端与第一运算放大器U1的反相输入端的第2引脚相连,R2的另一端接地,第2电容C2的另一端、第3电阻R3的另一端与乘法器U4的W引脚相连,第3电阻R3的另一端、第4电阻R4的一端与第一运算放大器U1正相输入端的第3引脚相连,第一运算放大器U1输出端的第6引脚、第4电阻R4的另一端、第5电阻R5的另一端与乘法器U4的X1引脚相连,第一运算放大器U1的第4引脚接电源VEE,第7引脚接电源VCC,第1与第8引脚悬空;
第5电阻R5的另一端、第1电容C1的一端与第二运算放大器U2的反相输入端第2引脚相连,第1电容C1的另一端、第6电阻R6的一端与第二运算放大器U2输出端的第6引脚相连,第二运算放大器U2正相输入端的第3引脚接地,第4引脚接电源VEE,第7引脚接电源VCC,第1引脚与第8引脚悬空;
第7电阻R7的一端、第6电阻R6的另一端与第三运算放大器U3反相输入端的第2引脚相连,第7电阻R7的另一端、第三运算放大器U3输出端的第6引脚与乘法器U4的Y1引脚相连,第三运算放大器U3正相输入端的第3引脚接地,第4引脚接电源VEE,第7引脚接电源VEE,第1与第8引脚悬空;
乘法器U4的X2引脚与Y2引脚接地,VS+接电源VCC,VS‑接电源VEE,Z引脚接地,第一运算放大器U1输出端的第6引脚、第4电阻R4的另一端、第5电阻R5的另一端与乘法器U4的X1引脚相连,第7电阻R7的另一端、第三运算放大器输出端的第6引脚与乘法器U4的Y1引脚相连,第二电容C2的另一端、第3电阻R3的另一端与乘法器U4的W引脚相连。
2.根据权利要求1所述的荷控忆容器仿真器电路,其特征在于,第一运算放大器U1采用芯片OP07CP。
3.根据权利要求1所述的荷控忆容器仿真器电路,其特征在于,第二运算放大器U2采用芯片OP07CP。
4.根据权利要求1所述的荷控忆容器仿真器电路,其特征在于,第三运算放大器U3采用芯片OP07CP。
5.根据权利要求1所述的荷控忆容器仿真器电路,其特征在于,乘法器U4采用芯片AD633AN。