欢迎来到知嘟嘟! 联系电话:13095918853 卖家免费入驻,海量在线求购! 卖家免费入驻,海量在线求购!
知嘟嘟
我要发布
联系电话:13095918853
知嘟嘟经纪人
收藏
专利号: 2019109566898
申请人: 重庆邮电大学
专利类型:发明专利
专利状态:已下证
专利领域: 电通信技术
更新日期:2024-02-23
缴费截止日期: 暂无
价格&联系人
年费信息
委托购买

摘要:

权利要求书:

1.一种通信系统中非周期四相Z互补序列对信号的生成方法,其特征在于,所述方法包括以下步骤:S1、将一组零相关区宽度为Z的非周期二元Z互补序列对(a,b)输入至串并转换器中进行串并转换,从而将序列对(a,b)的各个序列元素依次排列;

S2、将串并转换后的每个序列元素对应输出至一个符号转换器中;

S3、符号转换器对输入的序列元素进行处理后,输出至相乘电路中;所述相乘电路产生三路输出;

S4、加法器将序列a中每个序列元素的三路输出数据与序列b中每个序列元素的三路输出数据进行交错叠加,产生非周期四相Z互补序列对的各个序列元素;

S5、采用并串转换器将非周期四相Z互补序列对的各个序列元素进行并串转换,从而输出非周期四相Z互补序列对(u,v)。

2.根据权利要求1所述的一种通信系统中非周期四相Z互补序列对信号的生成方法,其特征在于,所述符号转换器包括当输入的序列元素为“0”时,符号转换器的输出为1,当输入的序列元素为“1”时,符号转换器的输出为-1。

3.根据权利要求1所述的一种通信系统中非周期四相Z互补序列对信号的生成方法,其特征在于,所述相乘电路包括分别以第一乘法系数、第二乘法系数以及第三乘法系数对应的乘法电路形成的三路输出;其中,第一乘法系数与第二乘法系数之间的和为1,且第一乘法系数与第二乘法系数为共轭复数;第三乘法系数对应的输入为第三乘法系数对应的输出,且第三乘法系数为-1。

4.根据权利要求3所述的一种通信系统中非周期四相Z互补序列对信号的生成方法,其特征在于,所述第一乘法系数为 所述第二乘法系数为

5.根据权利要求1所述的一种通信系统中非周期四相Z互补序列对信号的生成方法,其特征在于,所述步骤S4包括将序列a的第i个序列元素的第一路输出与序列b的第N-i-1个序列元素的第二路输出进行叠加,形成序列四相非周期四相Z互补序列u的第2i个序列元素;

将序列a的第N-i-1个序列元素的第三路输出与序列b的第i个序列元素的第一路输出进行叠加,形成序列四相非周期四相Z互补序列u的第2i+1个序列元素;将序列a的第i个序列元素的第一路输出与序列b的第N-i-1个序列元素的第三路输出进行叠加,形成序列四相非周期四相Z互补序列v的第2i个序列元素;将序列a的第N-i-1个序列元素的第二路输出与序列b的第i个序列元素的第一路输出进行叠加,形成序列四相非周期四相Z互补序列v的第2i+1个序列元素;i=(0,1,...,N-1);N表示非周期二元Z互补序列对的长度,且为正整数。

6.一种通信系统中非周期四相Z互补序列对信号的生成装置,其特征在于,所述装置包括时序控制电路以及由时序控制电路控制且顺次连接的非周期二元Z互补序列对数据库、

2N个输出的个串并转换器、2N个符号转换器、2N组相乘电路、4N个加法器、4N个输入的并串转换器和非周期四相Z互补序列对数据库;

所述时序控制电路用于控制串并转换器和并串转换器清零,以及控制其余单元顺次运作;

所述非周期二元Z互补序列对数据库用于产生长度为N的非周期二元Z互补序列对;

2N个输出的串并转换器按照序列元素排列次序,将非周期二元Z互补序列对的2N个序列元素拆分;

所述符号转换器用于转换串并转换器输出的符号;

所述相乘电路用于产生6N个序列元素;

所述加法器用于对非周期四相Z互补序列对的6N个序列元素进行交错叠加,形成4N个非周期四相Z互补序列对的序列元素;

4N个输入的并串转换器将非周期四相Z互补序列对的4N个序列元素进行并串转换,形成长度为2N的非周期四相Z互补序列对;

所述非周期四相Z互补序列对数据库用于存储长度为2N的非周期四相Z互补序列对。

7.根据权利要求6所述的一种通信系统中非周期四相Z互补序列对信号的生成装置,其特征在于,所述符号转换器包括顺次连接的一个乘法器和一个加法器。

8.根据权利要求6所述的一种通信系统中非周期四相Z互补序列对信号的生成装置,其特征在于,所述相乘电路包括三个乘法器,三个乘法器依次对应一路输出,从而形成三路输出;其中,第一乘法器的第一乘法系数与第二乘法器的第二乘法系数之间的和为1,且两个乘法系数为共轭复数;第三乘法器的输入为第二乘法器的输出,且第三乘法器的第三乘法系数为-1。

9.根据权利要求6所述的一种通信系统中非周期四相Z互补序列对信号的生成装置,其特征在于,第2i个加法器对前N个乘法电路中的第i个相乘电路的第一路输出与后N个乘法电路中的第N-i-1相乘电路的第二路输出进行叠加,形成非周期四相Z互补序列对的前2N个元素中的第2i个序列元素,第2i+1个加法器对前N个乘法电路中的第N-i-1个相乘电路的第三路输出与后N个乘法电路中的第i个相乘电路的第一路输出进行叠加,形成非周期四相Z互补序列对的前2N个元素中的第2i+1元素;在后2N个加法器中,第2i个加法器将前N个乘法电路中的第i个相乘电路的第一路输出与后N个乘法电路中的第N-i-1个相乘电路的第三路输出进行叠加,形成非周期四相Z互补序列对的后2N个元素中的第2i个序列元素,第2i+1个加法器将前N个乘法电路中的第N-i-1个乘法电路的第二路输出与后N个乘法电路中的第i个乘法电路的第一路输出进行叠加,形成非周期四相Z互补序列对的后2N个元素中的第2i+

1个序列元素;i=(0,1,...,N-1);N表示非周期二元Z互补序列对的长度,且为正整数。