欢迎来到知嘟嘟! 联系电话:13095918853 卖家免费入驻,海量在线求购! 卖家免费入驻,海量在线求购!
知嘟嘟
我要发布
联系电话:13095918853
知嘟嘟经纪人
收藏
专利号: 2020106402691
申请人: 重庆邮电大学
专利类型:发明专利
专利状态:已下证
专利领域: 发电、变电或配电
更新日期:2024-02-23
缴费截止日期: 暂无
价格&联系人
年费信息
委托购买

摘要:

权利要求书:

1.一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,包括:一个脉宽调制环路,一个栅宽确定电路和一个降压核心电路,脉宽调制环路用于产生一个工作周期不变占空比随负载发生变化的PWM脉宽调制方波,栅宽确定电路用于根据负载情况改变驱动信号QP和QN,QP1和QN1以及QP2和QN2三对驱动信号的电平逻辑,以改变降压核心电路三对功率MOS管的开关状态;以选择降压核心模块合适尺寸的功率MOS管进行工作;在负载很重的时候,三对驱动信号皆正常工作,降压核心电路所有MOS管全部打开;当负载较轻时,栅宽确定电路会根据负载请款改变三对驱动信号的逻辑,使QP2和QN2这对驱动信号逻辑变为分别变为“1”和“0”;当工作情况进入很轻的负载的情况下,栅宽确定电路会将QP1和QN1、QP2和QN2这两对驱动信号的逻辑分别置为PMOS驱动信号为“1”,NMOS驱动信号为“0”,此时降压核心模块中PMOS1和NMOS1,以及PMOS2和NMOS2这两对大尺寸功率MOS管处在关闭状态。

2.根据权利要求1所述的一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,所述栅宽确定电路由两个比较器COMP2和COMP3,两个D触发器DFF1和DFF2,两个或门OR1和OR2,以及两个与门AND1和AND2组成;比较器COMP2正端接误差放大器输出电压VEA,负端接基准电压VI,比较器COMP2输出接触发器DFF1时钟输入端CLK端,同时比较器COMP2输出经过反相器INV后接触发器DFF1复位端;触发器DFF1数据输入端D端接高电平VDD,DFF1正相输出端Q和驱动信号QP经过或门OR1后形成驱动信号QN,负相输出端与驱动信号QN经过与门AND1后形成驱动信号QN1;比较器COMP3正端接误差放大器输出端VEA,负端接基准电压VII,比较器COMP3输出端接触发器DFF2时钟输入端CLK端,同时比较器COMP3输出端经过反相器INV2后接DFF2复位端,DFF2数据输入端D接高电平VDD;触发器DFF2正相输出端和驱动信号QP1经过或门OR2后形成驱动信号QP2,反相输出端和驱动信号QN1经过与门AND2后形成驱动信号QN2;驱动信号QP和QN分别接降压核心模块PMOS和NMOS栅极,驱动信号QP1和QN1分别接PMOS1和NMOS1栅极,驱动信号QP2和QN2分别接PMOS2和NMOS2栅极。

3.根据权利要求2所述的一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,所述脉宽调制环路由一个误差放大器EA、一个比较器COMP1、、一个RS触发器、一个三角波发生器Vramp、一个死区时间控制和反向电流消除模块Dead-Time&DCM组成,三角波发生器Vramp用于产生一个三角波和一个周期固定的时钟信号VCLK,误差放大器正端接由DC-DC转换器输出端反馈的反馈电压VFB,负端接基准电压Vref,比较器COMP1正端接Vramp信号,负端接误差放大器输出VEA,经过RS触发器整流后输出信号经过死去时间控制和反向电流消除模块后形成一对工作周期不变,占空比根据负载发生变化的驱动信号QP和QN。

4.根据权利要求4所述的一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,所述降压核心电路由三对大尺寸功率MOS管PMOS和NMOS、PMOS1和NMOS1、以及PMOS2和NMOS2组成;PMOS和NMOS的栅极分别与驱动信号QP和QN相连接,所述PMOS1和NMOS1的栅极分别与驱动信号QP1和QN1相连接,所述PMOS2和NMOS2的栅极分别与驱动信号QP2和QN2相连接。

5.根据权利要求4所述的一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,所述脉宽调制环路通过判断误差放大器输出电压VEA的大小来判断负载轻重从而选择降压核心电路合适的MOS管尺寸工作,当负载在重载时,误差放大器输出VEA较低脉宽调制电路输出输出PWM信号占空比较大,比较器COMP2和比较器COMP3输出逻辑都为“0”,此时触发器DFF1和DFF2正相输出端逻辑都为“0”,负相端输出逻辑都为“1”;驱动信号QP1和QN1,以及驱动信号QP2和QN2同驱动信号QP与QN相同;此时所有的功率MOS管PMOS和NMOS、PMOS1和NMOS1、以及PMOS2和NMOS2全部打开;当电路进入较轻载模式时,误差放大器输出VEA会升高,此时脉宽调制电路输出信号PWM占空比减小;同时比较器COMP3工作情况翻转输出逻辑变为“1”,DFF2触发器正相输出端逻辑转变为“1”,反相端输出逻辑变为“0”;此时经过或门OR2,QP2逻辑变为“1”,经过与门AND2,QN2逻辑变为“0”;则PMOS2和NMOS2这对大尺寸功率管关闭;当负载小于5mA的情况下此时比较器COMP2的工作情况也发生翻转,比较器COMP2的输出逻辑变为“1”,经过触发器DFF1后,正相输出端口和驱动信号QP1经过或门将驱动信号QP2的逻辑置为“1”,同理反相端与驱动信号QN1经过与门后将驱动信号QN2置为“0”;此时功率MOS管对PMOS1和NMOS1同样关闭;直到负载重新进入重载比较器COMP2和COMP3的工作情况再次发生翻转。

6.根据权利要求5所述的一种应用于高效率DC-DC转换器的浮动栅宽切换电路,其特征在于,所述栅宽确定电路可以在不同负载的情况下根据负载的情况变换改变QP1和QN1,QP2和QN2这两对驱动信号的逻辑,从而改变PMOS1和NMOS1以及PMOS2和NMOS2这两对大尺寸MOS管的开关状态;当负载为重载时,此时误差放大器输出VEA较小,则QP1和QN1,以及QP2和QN2两对驱动信号同QP和QN这对驱动信号工作周期和占空比相同;降压核心电路三对大尺寸功率MOS管全部打开,当负载较轻时,误差放大器输出VEA变大,比较器COMP3工作情况发生翻转,驱动信号QP2逻辑被置为“1”,驱动信号QN2逻辑被置为“0”,怎PMOS2和NMOS2被关闭。降压核心模块寄生电容减小,开关损耗降低;当负载继续减轻,输出放大器输出VEA继续升高,当VEA超过基准电压VI时,比较器COMP2工作情况也发生翻转,此时驱动信号QP1被置为“1”,驱动信号QN1被置为“0”;PMOS1和NMOS1也被关闭;降压核心模块只有PMOS和NMOS这对功率MOS管处在工作状态。