1.二型偶长度QPSKZ互补序列对信号生成方法,其特征在于,具体包括以下步骤:S1、任意选定偶长度为N的二元戈莱互补序列对c=(c(0),...,c(k),...,c(N‑1))和d=(d(0),...,d(k),...,d(N‑1))作为种子对,分别贮存于两个长度为N的第一输入移位寄存器和第二输入移位寄存器,控制电路将产生过程分成N个时隙;
S2、第k个时隙,在控制电路控制下,第一输入移位寄存器输出码元c(k‑1),第二输入移位寄存器输出码元d(k‑1),经第一加法器,其和信号形成第1‑1路信号,经第一减法器,其差信号形成第1‑2路信号;
S3、第1‑1路信号通过第一乘法器乘上系数,并将第一乘法器的输出信号分成两路,一路记为第2‑1路信号,另一路通过第三乘法器乘上系数记为第2‑2路信号;第1‑2路信号通过第二乘法器乘上系数,将第二乘法器输出信号分成两路,一路通过第四乘法器乘上系数记为第2‑3路信号,另一路记为第2‑4路信号;
S4、第2‑1路信号与第2‑3路信号在第二减法器完成相减运算,其差信号形成第3‑1路信号,第2‑2路信号与第2‑4路信号在第二加法器中完成相加运算,其和信号形成第3‑2路信号,第2‑1路信号与第2‑3路信号在第三加法器中完成相加运算,其和信号形成第3‑3路信号,第2‑2路信号与第2‑4路信号在第三减法器完成相减运算,其差信号形成第3‑4路信号;
S5、通过同时控制电路控制开关,将第二减法器得到的第3‑1路信号送入第一输出移位寄存器、第三加法器得到的第3‑3路信号送入输出第二输出移位寄存器;再通过同时控制电路控制开关,将第二加法器得到的第3‑2路信号送入第一输出移位寄存器、第三减法器得到的第3‑4路信号送入第二输出移位寄存器;最后将开关置空;
S6、控制电路控制继续进行下一个时隙的码元产生工作,至到N个时隙工作完毕,输出第一移位寄存器和第二移位寄存器分别产生长度为2N的QPSK序列对e和f信号,e和f构成二型偶长度QPSK Z互补序列对。
2.根据权利要求1所述的二型偶长度QPSKZ互补序列对信号生成方法,其特征在于,第二减法器的输出信号与第三加法器的输出信号共轭;第二加法器的输出信号是第三减法器的输出信号的相反数。
3.根据权利要求2所述的二型偶长度QPSKZ互补序列对信号生成方法,其特征在于,第一乘法器和第二乘法器的乘法系数值相同并且其和为1;第三乘法器和第四乘法器的乘法系数值相同,并且其和为2j。
4.根据权利要求2所述的二型偶长度QPSKZ互补序列对信号生成方法,其特征在于,第一输入移位寄存器和第二输入移位寄存器的长度为N,第一输出移位寄存器和第二输出移位寄存器的长度为2N。
5.二型偶长度QPSK Z互补序列对信号生成装置,其特征在于,该装置包括四个移位寄存器、四个加法器、四个减法器、四个乘法器、两个开关以及控制电路,其中两个输入移位寄存器的输出均分为两路,其中一路输入第一加法器,第一加法器将两路信号之和输入第一乘法器;另一路输入第一减法器,第一减法器将两路信号之差输入第二乘法器;
将第一乘法器的输出分为两路,其中一路作为第二减法器和第三加法器的输入;另一路输入第三乘法器后将第三乘法器的输出作为第二加法器和第三减法器的输入;
将第二乘法器的输出分为两路,其中一路作为第二加法器和第三减法器的输入;另一路输入第四乘法器后将第四乘法器的输出作为第二减法器和第三加法器的输入;
第二减法器和第二加法器作为第一开关的输入,第一开关的输出与第一输入移位寄存器连接;第三减法器和第三加法器作为第二开关的输入,第二开关的输出与第二输出移位寄存器连接。
6.根据权利要求5所述的二型偶长度QPSKZ互补序列对信号生成装置,其特征在于,第二减法器的输出信号与第三加法器的输出信号共轭;第二加法器的输出信号是第三减法器的输出信号的相反数。
7.根据权利要求6所述的二型偶长度QPSKZ互补序列对信号生成装置,其特征在于,第一乘法器和第二乘法器的乘法系数值相同并且其和为1;第三乘法器和第四乘法器的乘法系数值相同,并且其和为2j。
8.根据权利要求5所述的二型偶长度QPSKZ互补序列对信号生成装置,其特征在于,第一输入移位寄存器和第二输入移位寄存器的长度为N,第一输出移位寄存器和第二输出移位寄存器的长度为2N。