欢迎来到知嘟嘟! 联系电话:13095918853 卖家免费入驻,海量在线求购! 卖家免费入驻,海量在线求购!
知嘟嘟
我要发布
联系电话:13095918853
知嘟嘟经纪人
收藏
专利号: 2021113931016
申请人: 中国地质大学(武汉)
专利类型:发明专利
专利状态:已下证
专利领域: 电通信技术
更新日期:2024-01-05
缴费截止日期: 暂无
价格&联系人
年费信息
委托购买

摘要:

权利要求书:

1.一种基于Duffing‑Van derpol忆阻混沌振子的混沌同步电路,其特征在于:该混沌同步电路包括运算放大器U1、运算放大器U2、运算放大器U3、运算放大器U4、运算放大器U5、运算放大器U6、运算放大器U7、运算放大器U8、运算放大器U9、运算放大器U10、运算放大器U11、运算放大器U12、电容C1、电容C2、电容C3、电容C4、电容C5、乘法器A1、乘法器A2、乘法器A3、乘法器A4、乘法器A5、乘法器A6、乘法器A7、乘法器A8、外围电阻以及两个正弦信号源;

其中,运算放大器U1的反相输入端分别连接电阻R1的一端、电阻R2的一端、电阻R3的一端、电阻R4的一端、电阻R5的一端和电阻R6的一端,电阻R1的另一端与乘法器A2的输出端相连,电阻R2的另一端与运算放大器U2的输出端相连,电阻R3的另一端与运算放大器U4的输出端相连,电阻R4的另一端与乘法器A3的输出端相连,电阻R5的另一端与正弦信号源V1的正极相连,电阻R6的另一端与运算放大器U1的输出端相连,运算放大器U1的正相输入端接地,运算放大器U1的输出端通过电阻R7与运算放大器U2的反相输入端相连;

电阻R10与电容C1并联形成第一并联网络,所述第一并联网络的两端分别连接运算放大器U2的反相输入端和运算放大器U2的输出端;运算放大器U2的正相输入端通过电阻R11接地,运算放大器U2的输出端通过电阻R9与运算放大器U3的反相输入端相连,运算放大器U2的输出端还通过电阻R31与运算放大器U10的正相输入端相连;电阻R8的一端与运算放大器U3的反相输入端相连,电阻R8的另一端与运算放大器U3的输出端相连;运算放大器U3的正相输入端接地,运算放大器U3的输出端通过电阻R12与运算放大器U4的反相输入端相连;

电阻R13与电容C2并联形成第二并联网络,所述第二并联网络的两端分别连接运算放大器U4的反相输入端和运算放大器U4的输出端,运算放大器U4的正相输入端通过电阻R14接地,运算放大器U4的输出端通过电阻R16与运算放大器U5的反相输入端相连;

电阻R17的一端与运算放大器U5的反相输入端相连,电阻R17的另一端与运算放大器U5的输出端相连;运算放大器U5的正相输入端接地,运算放大器U5的输出端通过电阻R15与运算放大器U6的反相输入端相连;电阻R19与电容C3组成第三并联网络,所述第三并联网络的两端分别连接运算放大器U6的反相输入端和运算放大器U6的输出端,运算放大器U6的正相输入端通过电阻R18接地,运算放大器U6的输出端与乘法器A4的Y端口相连;

乘法器A1的X端口和Y端口均与运算放大器U5的输出端相连,乘法器A1的输出端口与乘法器A2的Y端口相连;乘法器A2的X端口与运算放大器U3的输出端相连;乘法器A4的X端口和Y端口均与运算放大器U6的输出端相连,乘法器A4的输出端口与乘法器A3的X端口相连;乘法器A3的Y端口与运算放大器U5的输出端相连;

运算放大器U7的反相输入端分别连接电阻R20的一端、电阻R21的一端、电阻R22的一端、电阻R23的一端和电阻R24的一端,电阻R20的另一端与乘法器A6的输出端相连,电阻R21的另一端与运算放大器U8的输出端相连,电阻R22的另一端通过电阻R35与运算放大器U11的反相输入端相连,电阻R22的另一端还与电阻R3的另一端连接,电阻R23的另一端与乘法器A7的输出端相连,电阻R24的另一端与正弦信号源V2的正极相连;电阻R25的两端分别与运算放大器U7的反相输入端和运算放大器U7的输出端相连,运算放大器U7的正相输入端接地,运算放大器U7的输出端通过电阻R26与运算放大器U8的反相输入端相连;

电阻R28与电容C4并联形成第四并联网络,所述第四并联网络的两端分别连接运算放大器U8的反相输入端和运算放大器U8的输出端,运算放大器U8的正相输入端通过电阻R29接地,运算放大器U8的输出端通过电阻R27与运算放大器U9的反相输入端相连,运算放大器U8的输出端通过电阻R33与运算放大器U10的反相输入端相连;

电阻R30的两端分别连接运算放大器U9的反相输入端和运算放大器U9的输出端,运算放大器U9的正相输入端接地,运算放大器U9的输出端与乘法器A6的X端口相连;电阻R36的两端分别连接运算放大器U11的反相输入端和运算放大器U11的输出端,运算放大器U11的正相输入端接地,运算放大器U11的输出端通过电阻R34与运算放大器U12的反相输入端相连;

电阻R38与电容C5并联形成第五并联网络,所述第五并联网络的两端连接运算放大器U12的反相输入端和运算放大器U12的输出端,运算放大器U12的正相输入端通过电阻R37接地,运算放大器U12的输出端均与乘法器A8的X端口和Y端口相连;

乘法器A5的X端口和Y端口均与运算放大器U11的输出端相连,乘法器A5的输出端口与乘法器A6的Y端口相连;乘法器A8的输出端口与乘法器A7的X端口相连;乘法器A7的Y端口与运算放大器U11的输出端相连;运算放大器U10的正相输入端通过电阻R32接地,运算放大器U10的输出端通过电阻R39与运算放大器U10的反相输入端相连。

2.如权利要求1所述的一种基于Duffing‑Van derpol忆阻混沌振子的混沌同步电路,其特征在于:所述混沌同步电路的工作原理为:输入正弦信号V1,经过第一求和电路后,得到第一输出信号;所述第一输出信号经过第一积分电路进行积分后,得到第二输出信号;所述第二输出信号经过第一反向电路进行反向后,得到第三输出信号;所述第三输出信号经过第二积分电路进行积分后,得到第四输出信号;所述第四输出信号经过第二反向电路进行反向后,得到第五输出信号;所述第五输出信号经过第三积分电路进行积分后,得到第六输出信号;其中,所述第一求和电路包括电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6和运算放大器U1;所述第一积分电路包括电阻R7、电阻R10、电阻R11、电容C1和运算放大器U2;所述第一反向电路包括电阻R9、电阻R8和运算放大器U3;所述第二积分电路包括电阻R12、电阻R13、电阻R14、电容C2和运算放大器U4;

所述第二反向电路包括电阻R16、电阻R17和运算放大器U5;所述第三积分电路包括电阻R15、电阻R19、电阻R18、电容C3和运算放大器U6;

所述第六输出信号经过乘法器A4进行倍乘后,得到第七输出信号;所述第七输出信号经过乘法器A3与所述第五输出信号进行相乘,得到第八输出信号;所述第五输出信号经过乘法器A1进行倍乘后,得到第九输出信号;所述第九输出信号经过乘法器A2与所述第三输出信号进行相乘,得到第十输出信号;

所述第二输出信号、所述第四输出信号、所述第八输出信号和所述第十输出信号经过所述第一求和电路与所述正弦信号V1进行反向相加;其中,所述正弦信号V1经过所述第一求和电路与乘法器A2、乘法器A3、运算放大器U2和运算放大器U4分别输出的信号进行反向相加,得到所述第一输出信号。

输入正弦信号V2,经过第二求和电路后,得到第十一输出信号;所述第十一输出信号经过第四积分电路进行积分后,得到第十二输出信号;所述第十二输出信号经过第三反向电路进行反向后,得到第十三输出信号;所述第四输出信号经过第四反向电路进行反向后,得到第十四输出信号;所述第十四输出信号经过第五积分电路进行积分后,得到所述第十五输出信号;

其中,所述第二求和电路包括电阻R20、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25和运算放大器U7;所述第四积分电路包括电阻R26、电阻R28、电阻R29、电容C4和运算放大器U8;所述第三反向电路包括电阻R27、电阻R30和运算放大器U9;所述第四反向电路包括电阻R35、电阻R36和运算放大器U11;所述第五积分电路包括电阻R34、电阻R38、电阻R37、电容C5和运算放大器U12;

所述第十五输出信号经过乘法器A8进行倍乘后,得到第十六输出信号;所述第十六输出信号经过乘法器A7与所述第十四输出信号进行相乘,得到第十七输出信号;所述第十四输出信号经过乘法器A5进行倍乘后,得到第十八输出信号;所述第十八输出信号经过乘法器A6与所述第十三输出信号进行相乘,得到第十九输出信号;所述第四输出信号、所述第十二输出信号、所述第十七输出信号和所述第十九输出信号经过所述第二求和电路与所述正弦信号V2进行反向相加;

其中,所述正弦信号V2经过所述第二求和电路与乘法器A6、乘法器A7、运算放大器U8和运算放大器U4分别输出的信号进行反向相加,得到所述第十一输出信号;

所述第二输出信号和第十二输出信号经过差分放大电路进行放大后,得到第二十输出信号;其中,所述差分放大电路包括电阻R31、电阻R32、电阻R33、电阻R39和运算放大器U10。

3.如权利要求1所述的一种基于Duffing‑Van derpol忆阻混沌振子的混沌同步电路,其特征在于:第一个Duffing‑Van der pol忆阻混沌振子的磁控忆阻器包括所述第三积分电路、所述乘法器A3和所述乘法器A4,第二个Duffing‑Van der pol忆阻混沌振子的磁控忆阻器包括所述第五积分电路、所述乘法器A7和所述乘法器A8。

4.如权利要求3所述的一种基于Duffing‑Van derpol忆阻混沌振子的混沌同步电路,其特征在于:

Duffing‑Van der pol忆阻混沌振子的数学模型如公式(1)所示:其中,x表示电压,δ表示非线性阻尼系数,γ表示正弦信号的幅值,ω表示正弦信号的角频率,t表示时间;

基于上述Duffing‑Van der pol忆阻混沌振子设计的混沌同步电路存在两个非线性系统,二者之间存在驱动与响应的关系,将整个混沌同步电路分为驱动系统和响应系统两部分,驱动系统自变量的运动轨迹不受响应系统的影响,响应系统的行为受到驱动系统的控制,即使用驱动系统中的某个自变量作为驱动变量来驱动响应系统,从而使驱动系统和响应系统实现同步;

驱动系统:将公式(1)表示为如公式(2)所示的微分方程:其中,xd、yd、zd是驱动系统的三个状态变量,xd表示运算放大器U6的输出端电压,yd表示运算放大器U4的输出端电压,zd示运算放大器U2的输出端电压,磁控忆阻器的忆导值由 决定,即 q表示电荷量, 表示磁通量,的值等于磁控忆阻器两端的电压对时间t的积分;

响应部分:基于上述驱动系统,减少一个状态变量,并引入上述运算放大器U4的输出端电压yd用以驱动响应系统,表示为如公式(3)所示的微分方程:其中,xr、zr是响应系统的两个状态变量,xr表示运算放大器U11的输出端电压,zr表示运算放 大器 U8的 输 出端电 压 ,磁控 忆阻 器的 忆导 值 由 决 定 ,即q表示电荷量,表示磁通量,的值等于磁控忆阻器两端的电压对时间t的积分。