1.一种电数字数据传输芯片电路,其特征在于,包括第一引脚、第二引脚、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第一三极管、第二三极管、第三三极管、第一运算放大器,所述第一电阻一端和第一运算放大器同相端连接,第一电阻另一端和第二电阻一端、接地端连接,第二电阻另一端和第一运算放大器反相端、第三电阻一端连接,第三电阻另一端和第一运算放大器输出端、第一三极管基极连接,第一三极管集电极和电源连接,第一三极管发射极和第二三极管基极连接,第二三极管发射极和第四电阻一端、第三三极管发射极连接,第四电阻另一端和第五电阻一端、接地端连接,第三三极管基极和第五电阻另一端、第六电阻一端连接,第六电阻另一端和电源连接,第二三极管集电极和第七电阻一端、第一引脚连接,第七电阻另一端和第八电阻一端连接,第八电阻另一端和第二引脚、第三三极管集电极连接;
还包括第三引脚、第四三极管、第九电阻、第十电阻、第十一电阻、第十七电阻、第一电容,所述第四三极管集电极和第一电阻一端连接,第四三极管发射极和第一电容一端、第十九电阻一端、第十电阻一端连接,第一电容另一端和第十一电阻一端连接,第十一电阻另一端和第三引脚连接,第四三极管基极和第十七电阻一端连接,第十七电阻另一端和接地端、第九电阻一端连接,第十电阻另一端和电源连接;
还包括第四引脚、第五引脚、第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、第二运算放大器、第三运算放大器,所述第二运算放大器输出端和第四引脚连接,第二运算放大器同相端和第七电阻一端、第十二电阻一端连接,第二运算放大器反相端和第十三电阻一端、第十四电阻一端连接,第十三电阻另一端和电源连接,第十四电阻另一端和第十五电阻一端、第三运算放大器同相端连接,第三运算放大器反相端和第八电阻另一端、第十六电阻一端连接,第十二电阻另一端、第十五电阻另一端、第十六电阻另一端和接地端连接,第三运算放大器输出端和第五引脚连接;
还包括第六引脚、第一开关,所述第一开关主触点一端和电源连接,第一开关主触点另一端和第四三极管基极连接,第一开关正极和第六引脚连接,第一开关负极和接地端连接;
还包括第二电容,所述第二电容一端和第四三极管集电极连接,第二电容另一端和接地端连接;
还包括第十八电阻,所述第十八电阻一端和第一三极管发射极连接,第十八电阻另一端和接地端连接;
还包括第十九电阻,所述第十九电阻一端和第七电阻另一端、第八电阻一端串接,第十九电阻另一端和电源连接;
第一电阻端用于数据信号输入,信号输入后经第三电阻和第二电阻、第一运算放大器负反馈进行放大输出,第一运算放大器输出和第一三极管、第二三极管组成多级放大输出电路,通过第二三极管输出后,第七电阻端电源信号经第二三极管、第四电阻回路,使第三三极管发射极偏置,第八电阻端电源信号因第三三极管发射极偏置使第三三极管集电极电位上或下偏移,偏移信号反馈到第二引脚完成加密过程,而第五电阻和第六电阻用于第二三极管无输出时第三三极管基极基准偏移加密信号量的输入,就是第一运算放大器无输出时,第五电阻和第六电阻让第一引脚和第二引脚的静态工作电位;
第三引脚用于替换第一电阻端输入信号,第三引脚信号输入时,让信号经第十一电阻和第一电容进行积分转换,在经第一电容进行耦合反馈到第四三极管发射极,完成耦合前的AC‑AC或DC‑AC转换,第四三极管发射极用于第一电容耦合信号输入,第九电阻和第十电阻用于耦合信号输入前的信号滤除,而第九电阻和第十电阻对第四三极管发射极进行基准输入,通过第一电容、第四三极管、第九电阻、第十电阻、第十七电阻获得纠偏信号反馈到后级电路;
第二运算放大器用于第二三极管集电极信号反馈,第十二电阻用于第一引脚静态时信号下拉,第三运算放大器用于第二引脚信号反馈,第十六电阻用于第二引脚静态时信号下拉,第一引脚和第二引脚为模拟信号输出引脚,其两种输入共用引脚,因第四引脚和第五引脚引脚共用,若转为数字信号,则第一引脚和第二引脚悬空,第四引脚和第五引脚进行输出,若转为模拟信号,第四引脚和第五引脚为检测引脚,第一引脚和第二引脚进行输出,第十三电阻和第十四电阻、第十五电阻的分压用于对第二运算放大器和第三运算放大器设置输出阈值,第六引脚用于信号起始的输入和截止,需要并行通信输入,第一开关动作时第四三极管截止,第一运算放大器无输入,第十八电阻用于第一三极管限幅,第十九电阻用于第七电阻和第八电阻所连接的后级电路阻抗匹配。
2.根据权利要求1所述的电数字数据传输芯片电路,其特征在于,所述第十电阻为电位器,所述第十电阻抽头端和电源连接。